order_bg

Tuotteet

Uudet alkuperäiset XQR17V16CC44V Spot Stock FPGA-kenttäohjelmoitavat porttiryhmän logiikkapiirin integroidut piirit

Lyhyt kuvaus:


Tuotetiedot

Tuotetunnisteet

Tekniset tiedot  
Muistin luokka TANSSIAISET
Tiheys 16777 kbits
Sanojen määrä 2000 k
Bittiä per sana 8 bittiä
Pakkaustyyppi KERAAMINEN, LCC-44
Pins 44
Logiikka perhe CMOS
Syöttöjännite 3,3V
Käyttölämpötila -55 - 125 C (-67 - 257 F)

Xilinx esittelee korkeatiheyksiset QPro™ XQR17V16 -sarjan Radiation Hardened QML -konfigurointipromit, jotka tarjoavat helppokäyttöisen ja kustannustehokkaan menetelmän suurten Xilinx FPGA -konfiguraatiobittivirtojen tallentamiseen.XQR17V16CC44V on 3,3 V:n laite, jonka tallennuskapasiteetti on 16 Mt ja joka voi toimia joko sarja- tai tavulaajatilassa.XQR17V16-laitearkkitehtuurin yksinkertaistettu lohkokaavio.

Kun FPGA on Master Serial -tilassa, se luo konfigurointikellon, joka ohjaa PROM:ää.Lyhyen pääsyn ajan nousevan kellon reunan jälkeen tiedot näkyvät PROM DATA -lähtönastassa, joka on kytketty FPGA DIN-nastaan.FPGA generoi sopivan määrän kellopulsseja konfiguroinnin suorittamiseksi loppuun.Kun se on määritetty, se poistaa PROM:n käytöstä.Kun FPGA on Slave Serial -tilassa, PROM ja FPGA on molemmat kellotettava tulevalla signaalilla.

Kun FPGA on Master SelectMAP -tilassa, se luo konfigurointikellon, joka ohjaa PROM:ää ja FPGA:ta.Nousevan CCLK-reunan jälkeen tiedot ovat saatavilla PROMs DATA (D0-D7) -nastoissa.Tiedot kellotetaan FPGA:han CCLK:n seuraavassa nousevassa reunassa.Kun FPGA on Slave SelectMAP -tilassa, PROM ja FPGA on molemmat kellotettava tulevalla signaalilla.Vapaasti pyörivää oskillaattoria voidaan käyttää CCLK:n ohjaamiseen.Useita laitteita voidaan ketjuttaa käyttämällä CEO-lähtöä ohjaamaan seuraavan laitteen CE-tuloa.Kaikkien tämän ketjun PROM:ien kellotulot ja DATA-lähdöt on kytketty toisiinsa.Kaikki laitteet ovat yhteensopivia ja ne voidaan yhdistää muiden perheenjäsenten kanssa.Laiteohjelmointia varten joko Xilinx ISE Foundation tai ISE WebPACK -ohjelmisto kokoaa FPGA-suunnittelutiedoston standardi Hex-muotoon, joka sitten siirretään useimmille kaupallisille PROM-ohjelmoijille.

ominaisuudet
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Taattu TID 50 kRad(Si) spesifikaatiota kohti 1019.5
• Valmistettu epitaksiaaliselle alustalle
• 16 Mbit tallennuskapasiteetti
• Taattu toiminta täydellä sotilaallisella lämpötila-alueella: –55°C - +125°C
• Kertakäyttöinen ohjelmoitava (OTP) lukumuisti, joka on suunniteltu tallentamaan Xilinx FPGA -laitteiden konfigurointibittivirtoja
• Kaksi konfigurointitilaa
♦ Sarjakokoonpano (jopa 33 Mb/s)
♦ Rinnakkais (jopa 264 Mb/s taajuudella 33 MHz)
• Yksinkertainen käyttöliittymä Xilinx QPro FPGA:lle
• Caskadoitu pidempien tai useiden bittivirtojen tallentamiseen
• Ohjelmoitava nollausnapaisuus (aktiivinen korkea tai aktiivinen matala) yhteensopivuus eri FPGA-ratkaisujen kanssa
• Pienitehoinen CMOS-kelluva porttiprosessi
• 3,3V syöttöjännite
• Saatavana keraamisissa CK44-pakkauksissa(1)
• Johtavien ohjelmointivalmistajien ohjelmointituki
• Suunnittelutuki käyttämällä ISE Foundation- tai ISE WebPACK -ohjelmistopaketteja
• Taattu 20 vuoden elinikäinen tietojen säilytys
Ohjelmointi
Laitteet voidaan ohjelmoida Xilinxin tai valtuutettujen kolmannen osapuolen toimittamien ohjelmoijien avulla.Käyttäjän tulee varmistaa, että käytössä on asianmukainen ohjelmointialgoritmi ja ohjelmointiohjelmiston uusin versio.Väärä valinta voi vahingoittaa laitetta pysyvästi.
Kuvaus
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Taattu TID 50 kRad(Si) spesifikaatiota kohti 1019.5
• Valmistettu epitaksiaaliselle alustalle
• 16 Mbit tallennuskapasiteetti
• Taattu toiminta täydellä sotilaallisella lämpötila-alueella: –55°C - +125°C
• Kertakäyttöinen ohjelmoitava (OTP) lukumuisti, joka on suunniteltu tallentamaan Xilinx FPGA -laitteiden konfigurointibittivirtoja
• Kaksi konfigurointitilaa
♦ Sarjakokoonpano (jopa 33 Mb/s)
♦ Rinnakkais (jopa 264 Mb/s taajuudella 33 MHz)
• Yksinkertainen käyttöliittymä Xilinx QPro FPGA:lle
• Caskadoitu pidempien tai useiden bittivirtojen tallentamiseen
• Ohjelmoitava nollausnapaisuus (aktiivinen Korkea tai aktiivinen
Matala) yhteensopivuus eri FPGA-ratkaisujen kanssa
• Pienitehoinen CMOS-kelluva porttiprosessi
• 3,3V syöttöjännite
• Saatavana keraamisissa CK44-pakkauksissa(1)
• Ohjelmointituki johtavalta ohjelmoijalta
valmistajat
• Suunnittelutuki ISE Foundationin tai ISE:n avulla
WebPACK-ohjelmistopaketit
• Taattu 20 vuoden elinikäinen tietojen säilytys


  • Edellinen:
  • Seuraava:

  • Kirjoita viestisi tähän ja lähetä se meille