XC2C256-7TQG144C QFP144 xilinx-sirut 1,8 V Tulo-lähtömäärä 118 FLASH PLD IC elektroninen
Tuoteominaisuudet
TYYPPI | KUVAUS | VALITSE |
Kategoria | Integroidut piirit (ICs) |
|
Mfr | AMD Xilinx |
|
Sarja | CoolRunner II |
|
Paketti | Tarjotin |
|
Tuotteen tila | Aktiivinen |
|
Ohjelmoitava tyyppi | Järjestelmässä ohjelmoitava |
|
Viiveaika tpd(1) Max | 6,7 ns |
|
Jännitesyöttö – sisäinen | 1,7 V ~ 1,9 V |
|
Logiikkaelementtien/lohkojen määrä | 16 |
|
Makrosolujen määrä | 256 |
|
Porttien lukumäärä | 6000 |
|
I/O:n määrä | 118 |
|
Käyttölämpötila | 0°C ~ 70°C (TA) |
|
Asennustyyppi | Pinta-asennus |
|
Paketti / kotelo | 144-LQFP |
|
Toimittajan laitepaketti | 144-TQFP (20×20) |
|
Perustuotenumero | XC2C256 |
|
Ilmoita tuotetietovirheestä
Näytä samanlaiset
Asiakirjat & Media
RESURSSIN TYYPPI | LINKKI |
Tietolomakkeet | XC2C256 Tekniset tiedot |
Ympäristötiedot | Xilinx RoHS -sertifikaatti |
Suositeltu tuote | CoolRunner™-II CPLD:t |
PCN-kokoonpano/alkuperä | Mult Dev LeadFrame muutos 29.10.2018 |
HTML Datasheet | XC2C256 Tekniset tiedot |
Ympäristö- ja vientiluokitukset
ATTRIBUUTI | KUVAUS |
RoHS-tila | ROHS3-yhteensopiva |
Kosteusherkkyystaso (MSL) | 3 (168 tuntia) |
REACH-tila | REACH Ei vaikuta |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Kompleksinen ohjelmoitava logiikkalaite (CPLD) on logiikkalaite, jossa on täysin ohjelmoitavia JA/TAI-taulukoita ja makrosoluja.Makrosolut ovat CPLD:n päärakennuspalikoita, jotka sisältävät monimutkaisia logiikkatoimintoja ja logiikkaa disjunktiivisten normaalimuotolausekkeiden toteuttamiseen.JA/TAI-taulukot ovat täysin ohjelmoitavissa ja vastaavat erilaisten logiikkatoimintojen suorittamisesta.Makrosolut voidaan myös määritellä toiminnallisiksi lohkoiksi, jotka vastaavat peräkkäisen tai kombinatorisen logiikan suorittamisesta.
Monimutkainen ohjelmoitava logiikkalaite on innovatiivinen tuote verrattuna aikaisempiin logiikkalaitteisiin, kuten ohjelmoitaviin logiikkaryhmiin (PLA) ja ohjelmoitavaan taulukkologiikkaan (PAL).Aiemmat logiikkalaitteet eivät olleet ohjelmoitavia, joten logiikka rakennettiin yhdistämällä useita logiikkasiruja yhteen.CPLD on monimutkainen PAL:ien ja kenttäohjelmoitavien porttitaulukoiden (FPGA) välillä.Siinä on myös sekä PAL- että FPGA-arkkitehtoniset ominaisuudet.Suurin arkkitehtoninen ero CPLD:n ja FPGA:n välillä on se, että FPGA:t perustuvat hakutaulukoihin, kun taas CPLD:t perustuvat porttien meriin.
CPLD:iden ja FPGA:iden yhteisiä piirteitä on, että niissä molemmissa on suuri määrä portteja ja joustavia logiikkaa.CPLD:iden ja PAL:ien yhteisiä ominaisuuksia ovat haihtumaton konfigurointimuisti.CPLD:t ovat ohjelmoitavien logiikkalaitteiden markkinoiden johtajia, ja niillä on useita etuja, kuten edistynyt ohjelmointi, alhaiset kustannukset, haihtumattomuus ja helppokäyttöisyys.
Amonimutkainen ohjelmoitava logiikkalaite(CPLD) onohjelmoitava logiikkalaitemonimutkaisuuden välilläKaveruksetjaFPGA:tja molempien arkkitehtoniset ominaisuudet.CPLD:n päärakennuspalikka on amakrosolu, joka sisältää logiikan toteutuksendisjunktiivinen normaalimuotolausekkeet ja erikoistuneet logiikkaoperaatiot.
Ominaisuudet[muokata]
Jotkut CPLD-ominaisuuksista ovat yhteisiäKaverukset:
- Haihtumaton konfigurointimuisti.Toisin kuin monet FPGA:t, ulkoinen kokoonpanoROMei vaadita, ja CPLD voi toimia heti järjestelmän käynnistyksen yhteydessä.
- Monissa vanhoissa CPLD-laitteissa reititys rajoittaa useimpien logiikkalohkojen tulo- ja lähtösignaalien kytkemistä ulkoisiin nastoihin, mikä vähentää mahdollisuuksia sisäiseen tilan tallennukseen ja syvälle kerrostettuun logiikkaan.Tämä ei yleensä ole tekijä suurempien CPLD-laitteiden ja uudempien CPLD-tuoteperheiden kohdalla.
Muut ominaisuudet ovat yhteisiäFPGA:t:
- Suuri määrä portteja saatavilla.CPLD:t vastaavat tyypillisesti tuhansia - kymmeniä tuhansialogiikka portit, joka mahdollistaa kohtalaisen monimutkaisten tietojenkäsittelylaitteiden toteuttamisen.PAL:illa on tyypillisesti enintään muutama sata porttivastinetta, kun taas FPGA:t vaihtelevat tyypillisesti kymmenistä tuhansista useisiin miljooniin.
- Jotkut säännökset logiikkaa joustavampi kuintuotteen summalausekkeet, mukaan lukien monimutkaiset palautereitit makrosolujen välillä ja erikoislogiikka useiden yleisesti käytettyjen toimintojen toteuttamiseen, kuten esim.kokonaisluku aritmeettinen.
Huomattavin ero suuren CPLD:n ja pienen FPGA:n välillä on sirussa olevan haihtumattoman muistin läsnäolo CPLD:ssä, mikä mahdollistaa CPLD:n käytön "käynnistyksenlataaja”-toiminnot, ennen kuin luovutat ohjauksen muille laitteille, joilla ei ole omaa pysyvää ohjelmamuistia.Hyvä esimerkki on tapaus, jossa CPLD:tä käytetään FPGA:n konfigurointitietojen lataamiseen haihtumattomasta muistista.[1]
Erot[muokata]
CPLD:t olivat kehitysaskel niitä edeltäneistä vielä pienemmistä laitteista,PLA:t(ensimmäinen lähettäjäSignetiikka), jaKaverukset.Näitä puolestaan edelsitavallinen logiikkatuotteet, jotka eivät tarjonneet ohjelmoitavuutta ja joita käytettiin loogisten toimintojen rakentamiseen kytkemällä fyysisesti useita vakiologiikkasiruja (tai satoja niitä) yhteen (yleensä piirilevyllä tai -korteilla, mutta joskus, erityisesti prototyyppien tekemiseen, käyttämällälankakäärejohdotus).
Suurin ero FPGA- ja CPLD-laitearkkitehtuurien välillä on se, että CPLD:t perustuvat sisäisestihakutaulukot(LUT) kun FPGA:t käyttävätlogiikkalohkoja.