LCMXO2-256HC-4TG100C Alkuperäinen ja Uusi kilpailukykyiseen hintaan Varastossa IC-toimittaja
Tuoteominaisuudet
Pbfree koodi | Joo |
Rohs-koodi | Joo |
Osan elinkaarikoodi | Aktiivinen |
Ihs Valmistaja | LATTICE SEMICONDUCTOR OYJ |
Osapaketin koodi | QFP |
Paketin kuvaus | LFQFP, |
Pin Count | 100 |
Saavuta vaatimustenmukaisuuskoodi | yhteensopiva |
ECCN-koodi | EAR99 |
HTS koodi | 8542.39.00.01 |
Samacsys valmistaja | Hila puolijohde |
Lisäominaisuus | TOIMII MYÖS 3,3 V NIMELLISYÖDELLÄ |
JESD-30 koodi | S-PQFP-G100 |
JESD-609 koodi | e3 |
Pituus | 14 mm |
Kosteusherkkyystaso | 3 |
Dedikoitujen tulojen määrä | |
I/O-linjojen määrä | |
Tulojen määrä | 55 |
Lähtöjen määrä | 55 |
Terminaalien määrä | 100 |
Käyttölämpötila-Max | 85 °C |
Käyttölämpötila-min | |
Organisaatio | 0 OMISTETTUA TULOA, 0 I/O |
Lähtötoiminto | SEKATTU |
Pakkauksen rungon materiaali | MUOVI/EPOKSI |
Paketin koodi | LFQFP |
Paketin vastaavuuskoodi | TQFP100,.63SQ |
Paketin muoto | NELIÖ |
Paketin tyyli | FLATPACK, MATALA PROFIILI, HIENO PITCH |
Pakkausmenetelmä | LOKERO |
Huippu uudelleenvirtauslämpötila (Cel) | 260 |
Virtalähteet | 2,5/3,3 V |
Ohjelmoitava logiikkatyyppi | FLASH PLD |
Etenemisviive | 7,36 ns |
Hyväksynnän tila | Epäpätevä |
Istuinkorkeus-Max | 1,6 mm |
Syöttöjännite-Max | 3,462 V |
Syöttöjännite - Min | 2,375 V |
Syöttöjännite-nim | 2,5 V |
Pinta-asennus | JOO |
Lämpötilaluokka | MUUTA |
Terminaalin viimeistely | Matta Tina (Sn) |
Päätelomake | LOKKISIIPI |
Terminal Pitch | 0,5 mm |
Terminaalin sijainti | QUAD |
Time@Peak Reflow Temperature-Max (s) | 30 |
Leveys | 14 mm |
Tuotteen esittely
CPLD (Complex Programmable Logic Device) on sovelluskohtainen integroitu piiri (ASIC) LSI-integroidussa piirissä (Large Scale Integrated Circuit).Se soveltuu ohjaamaan intensiiviseen digitaalisten järjestelmien suunnitteluun, ja sen viivesäätö on kätevää.CPLD on yksi nopeimmin kasvavista integroitujen piirien laitteista.
CPLD:n osat
CPLD on monimutkainen ohjelmoitava logiikkalaite, jolla on laajamittainen ja monimutkainen rakenne, joka kuuluu laajan mittakaavan valikoimaan.integroidut piirit.
CPLD:ssä on viisi pääosaa: looginen taulukkolohko, makroyksikkö, laajennettu tuotetermi, ohjelmoitava langallinen ryhmä ja I/O-ohjauslohko.
1. Looginen taulukkolohko (LAB)
Looginen matriisilohko koostuu 16 makrosolun joukosta, ja useat LABS:t on yhdistetty toisiinsa ohjelmoitavalla taulukolla (PIA) ja globaalilla väylällä.
2. Makroyksikkö
MAX7000-sarjan makroyksikkö koostuu kolmesta toiminnallisesta lohkosta: loogisesta taulukosta, tuotevalintamatriisista ja ohjelmoitavasta rekisteristä.
3. Pidennetty tuotteen käyttöaika
Jokaisesta makrosolusta yksi tuotetermi voidaan lähettää käänteisesti takaisin loogiseen taulukkoon.
4. Ohjelmoitava langallinen PIA
Jokainen LAB voidaan yhdistää muodostamaan vaadittu logiikka ohjelmoitavan langallisen ryhmän kautta.Tämä globaali väylä on ohjelmoitava kanava, joka voi yhdistää minkä tahansa laitteen signaalilähteen määränpäähänsä.
5. I/O-ohjauslohko
I/O-ohjauslohko mahdollistaa jokaisen I/O-nastan konfiguroinnin erikseen tuloa/lähtöä ja kaksisuuntaista toimintaa varten.
CPLD:n ja FPGA:n vertailu
Vaikka molemmatFPGAjaCPLDovat ohjelmoitavia ASIC-laitteita ja niillä on monia yhteisiä ominaisuuksia, koska CPLD:n ja FPGA:n rakenteessa on eroja, niillä on omat ominaisuutensa:
1.CPLD soveltuu paremmin erilaisten algoritmien ja kombinatorisen logiikan suorittamiseen, ja FP GA soveltuu paremmin peräkkäisen logiikan suorittamiseen.Toisin sanoen FPGA soveltuu paremmin flip-flop-rikkaaseen rakenteeseen, kun taas CPLD sopii paremmin flip-flop-rajoitteiseen ja tuotetermirikkaaseen rakenteeseen.
2. CPLD:n jatkuva reititysrakenne määrittää, että sen ajoitusviive on tasainen ja ennustettavissa, kun taas FPGA:n segmentoitu reititysrakenne määrittää sen viiveen ennustamattomuuden.
3.FPGA:lla on ohjelmoinnissa enemmän joustavuutta kuin CPLD:llä.CPLD ohjelmoidaan muokkaamalla logiikkatoimintoa kiinteällä sisäisellä kytkentäpiirillä, kun taas FPGA ohjelmoidaan muuttamalla sisäisen yhteyden johdotusta.FP GA voidaan ohjelmoida logiikkaportin alle, kun taas CPLD ohjelmoidaan logiikkalohkon alle.
4. FPGA:n integrointi on korkeampi kuin CPLD:n, ja sillä on monimutkaisempi johdotusrakenne ja logiikkatoteutus.
5.CPLD on kätevämpi käyttää kuin FPGA.CPLD-ohjelmointi E2PROM- tai FASTFLASH-tekniikalla, ei ulkoista muistisirua, helppokäyttöinen.FPGA:n ohjelmointitiedot on kuitenkin tallennettava ulkoiseen muistiin ja käyttötapa on monimutkainen.
6. CPLDS:t ovat nopeampia kuin FPgas ja niillä on parempi aikaennustettavuus.Tämä johtuu siitä, että FPG:t ovat porttitason ohjelmointia ja CLBS:n välillä otetaan käyttöön hajautettuja yhteyksiä, kun taas CPLDS:t ovat logiikkalohkotason ohjelmointia ja niiden loogisten lohkojen väliset yhteydet on niputettu.
7) Ohjelmointitavalla CPLD perustuu pääasiassa E2PROM- tai FLASH-muistiohjelmointiin, ohjelmointiajat jopa 10 000 kertaa, etuna on, että järjestelmän virta katkaistaan ohjelmointitiedot eivät katoa.CPLD voidaan jakaa kahteen luokkaan: ohjelmointi ohjelmoijalla ja ohjelmointi järjestelmässä.Suurin osa FPGA:sta perustuu SRAM-ohjelmointiin, ohjelmointitiedot menetetään, kun järjestelmä sammutetaan, ja ohjelmointitiedot on kirjoitettava takaisin SRAM:iin laitteen ulkopuolelta joka kerta, kun se kytketään päälle.Sen etuna on, että se voidaan ohjelmoida milloin tahansa ja se voidaan ohjelmoida nopeasti työssä, jotta saavutetaan dynaaminen konfigurointi kortti- ja järjestelmätasolla.
8. CPLD-luottamuksellisuus on hyvä, FPGA-luottamuksellisuus huono.
9.Yleensä CPLD:n virrankulutus on suurempi kuin FPGA:n, ja mitä korkeampi integraatioaste, sitä ilmeisempi.